[實用新型]機械電子信號檢測處理EDA綜合實驗箱無效
| 申請號: | 201020298301.4 | 申請日: | 2010-08-20 |
| 公開(公告)號: | CN201812417U | 公開(公告)日: | 2011-04-27 |
| 發明(設計)人: | 陳琳;潘海鴻;廖小平;秦剛年;黃朝偉;龐克中 | 申請(專利權)人: | 廣西大學 |
| 主分類號: | G09B23/18 | 分類號: | G09B23/18 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 530004 廣西*** | 國省代碼: | 廣西;45 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 機械 電子 信號 檢測 處理 eda 綜合 實驗 | ||
1.一種機械電子信號檢測處理EDA綜合實驗箱,其特征在于:它至少包括FPGA/CPLD核心模塊、DAC模塊、DI/DO模塊、Encoder模塊和底板;所述底板包括FPGA/CPLD核心模塊插槽接口、DAC模塊插槽接口、DI/DO模塊插槽接口、Encoder模塊插槽接口、DSP總線擴展接口、ARM總線擴展接口、KB/LED接口;所述FPGA/CPLD核心模塊、DAC模塊、DI/DO模塊、Encoder模塊各自獨立,通過插槽接口搭建在底板上;所述模塊之間通過底板插槽和底板上各模塊的信號線相連接;所述FPGA/CPLD核心模塊至少由第一FPGA/CPLD模塊和第二FPGA/CPLD模塊組成,所述第一FPGA/CPLD模塊和第二FPGA/CPLD模塊通過IO管腳連接;所述第二FPGA/CPLD模塊輸出端和DAC模塊輸入端連接;所述DI/DO模塊和第二FPGA/CPLD模塊連接;所述Encoder模塊和第二FPGA/CPLD模塊連接;所述ARM總線擴展接口的一端和第一FPGA/CPLD模塊連接,另一端可以和外設ARM嵌入式教學實驗箱連接;所述DSP總線擴展接口的一端和第一FPGA/CPLD模塊連接,另一端可以和外設DSP教學實驗箱連接;所述KB/LED接口的一端和第一FPGA/CPLD模塊連接,另一端可以和外設鍵盤/LED連接;所述DAC模塊、DI/DO模塊、Encoder模塊通過各種模塊上的總線接口與外設連接。
2.根據權利要求1所述的機械電子信號檢測處理的EDA綜合實驗箱,其特征在于:所述FPGA/CPLD核心模塊,至少由第一FPGA/CPLD模塊和第二FPGA/CPLD模塊組成;每個FPGA/CPLD模塊都有一塊FPGA/CPLD芯片、獨立的電源芯片、獨立的晶振、復位電路、JTAG/AS下載端口;獨立的電源芯片、獨立的晶振、復位電路、JTAG/AS下載端口都和FPGA/CPLD芯片連接。
3.根據權利要求1所述的機械電子信號檢測處理的EDA綜合實驗箱,其特征在于:所述DAC模塊,至少由第一DAC模塊和第二DAC模塊組成;每一DAC模塊主要由16bit高速數模轉換芯片構成的數模轉換電路、電流信號轉電壓信號電路、增益調節電路、單端差分轉換電路、輸出限幅電路和輸出接口電路組成;所述數模轉換電路和電流信號轉電壓信號電路連接,電流信號轉電壓信號電路和增益調節電路連接,增益調節電路和單端差分轉換電路連接,單端差分轉換電路和輸出限幅電路連接,輸出限幅電路和輸出接口電路連接。
4.根據權利要求1所述的機械電子信號檢測處理的EDA綜合實驗箱,其特征在于:所述Encoder模塊,由與編碼器信號線連接的信號接口電路、差分單端信號轉換電路、高速光耦隔離電路、反向施密特觸發器和與第二FPGA/CPLD模塊連接的信號接口電路組成;所述與編碼器信號線連接的信號接口電路和差分單端信號轉換電路連接;差分單端信號轉換電路和高速光耦隔離電路連接;高速光耦隔離電路和反向施密特觸發器連接;反向施密特觸發器和與第二FPGA/CPLD模塊連接的信號接口電路連接。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于廣西大學,未經廣西大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201020298301.4/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種教學試驗用汽車時速表
- 下一篇:滑塊配對答題教具





