[實用新型]一種DSP芯片在燒寫過程中的CPU復位防止電路有效
| 申請號: | 201020236167.5 | 申請日: | 2010-06-24 |
| 公開(公告)號: | CN201828797U | 公開(公告)日: | 2011-05-11 |
| 發明(設計)人: | 王玉梅 | 申請(專利權)人: | 王玉梅 |
| 主分類號: | G05B19/042 | 分類號: | G05B19/042;G06F11/00 |
| 代理公司: | 西安新思維專利商標事務所有限公司 61114 | 代理人: | 黃秦芳 |
| 地址: | 710075 陜西省西安*** | 國省代碼: | 陜西;61 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 dsp 芯片 過程 中的 cpu 復位 防止 電路 | ||
技術領域
本實用新型涉及一種CPU復位防止電路,具體指一種DSP芯片在燒寫過程中的CPU復位防止電路。?
背景技術
TI公司TMS320F281x系列DSP芯片在設計過程中,其中擦除過程中不能復位DSP芯片,否則芯片會自動將加密位全部寫成0,造成芯片鎖死,不能再燒寫程序;而對于需要外部加“看門狗”電路,尤其是對用DSP來“喂狗”的用戶來說,此種增加“看門狗”在燒寫程序時使用常規以下兩種方式解決:?
1、燒寫程序時先不焊接?“看門狗”,等程序燒寫完成,調試沒有問題后再加上硬件“看門狗”;但這種方式的缺點是當調試后的硬件電路需要重新燒寫程序時,需要將?“看門狗”去掉,再次重新燒寫程序。
2、在上面方法的基礎上,將“看門狗”的復位端和DSP芯片復位端之間使用跳線設計,用跳線來決定是否啟用“看門狗”;這種方式雖然解決了直接去掉?“看門狗”的麻煩,使用比較方便,但對于其所應用的產品卻不方便拆卸。?
綜上所述,采用常規方式燒寫程序存在問題是:過程麻煩,同時費時費力,影響工作效率。?
發明內容
本實用新型要解決的技術問題是提供一種DSP芯片在燒寫過程中的CPU復位防止電路,通過將燒寫過程中的JTAG接口上的“喂狗”信號和運行時DSP芯片的“喂狗”信號進行自動切換,以解決DSP芯片在燒寫過程中,采用現有常規方式過程麻煩、費時費力,影響工作效率的問題。?
為解決上述技術問題,本實用新型采用的技術方案為:一種DSP芯片在燒寫過程中的CPU復位防止電路,包括“看門狗”,CPU和JTAG接口端,“看門狗”輸出的復位信號與CPU電連接,其特征在于:還包括異或邏輯控制器,異或邏輯控制器分別接收來自與其連接的CPU和JTAG接口端的“喂狗”信號后,將“喂狗”信號異或處理后再輸入到與其連接的“看門狗”。?
上述異或邏輯控制器采用的芯片U4型號為74LVC1G86,包括5個引腳,其中第1引腳和CPU?的芯片U2第3引腳相連接,第2引腳和JTAG接口端的芯片U3第3引腳相連接,第4引腳和?“看門狗”的芯片U4第4引腳相連接,第3引腳接地,第5引腳接+33V電源。?
本實用新型采用的此種方式,由于DSP芯片燒寫時使用的是JTAG接口,JTAG接口上有一個時鐘信號,提供大約為10MHz的信號輸出,在燒寫過程中使用此信號來“喂狗”;同時,在燒寫過程中,只要仿真器連接正常,就不會出現“看門狗”復位,要實現燒寫過程中JTAG接口“喂狗”和運行時DSP芯片“喂狗”的自動切換,可將兩個信號進行異或邏輯處理,只要其中一個信號存在,?“看門狗”就不會產生復位,因此,本實用新型通過增加一個異或邏輯控制器,通過異或邏輯控制器將兩個“喂狗”信號進行異或處理,使其始終有一個信號存在,防止燒寫過程中復位現象的發生。?
附圖說明
圖1是實用新型原理框圖。?
圖2是實用新型電路原理圖。?
圖中,1-“看門狗”,2-CPU,3-JTAG接口端,4-異或邏輯控制器。?
具體實施方式
?下面結合附圖對本實用新型進行具體描述。?
參見圖1,本實用新型的CPU復位防止電路,包括?“看門狗”?1、CPU?2、JTAG接口端3和異或邏輯控制器4,所說的?“看門狗”?1將CPU?2和JTAG接口端3相連接,其中,異或邏輯控制器4要分別接受來自CPU?2輸出的DSP“喂狗”信號和JTAG接口端輸出3的JTAG?“喂狗”信號后,并將兩個“喂狗”信號異或邏輯后將其中一個“喂狗”信號再輸入到“看門狗”,使?“看門狗”不會產生“喂狗”復位信號到CPU,防止燒寫過程的CPU復位。?
參見圖2,在本實用新型中,所說?“看門狗”?1采用的芯片U5為MAX823,包括5個引腳,第1引腳為復位輸出引腳,其中第4引腳為“喂狗”引腳;異或邏輯控制器4采用芯片U4為74LVC1G86,包括5個引腳;CPU?2采用芯片U1和芯片U2,芯片U1為TMS320F2812,包括163個引腳,芯片U2為74LV245,包括20個引腳,芯片U1的第93引腳與芯片U2的第17引腳相連接;JTAG接口端3由JTAG接口和芯片U3組成,?JTAG接口包括14個引腳,其中第2引腳、第13引腳、第14引腳和CPU?2相對應連接,而芯片U3型號為74LV08,包括14個引腳,其第3引腳、第6引腳、第8引腳、第12~13引腳和CPU?2相對應連接。?
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于王玉梅,未經王玉梅許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201020236167.5/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種多功能相干儀
- 下一篇:通信線纜接頭密封保護盒





