[發(fā)明專利]在多模總線的多引腳傳輸數(shù)據(jù)的方法及裝置有效
| 申請?zhí)枺?/td> | 201010250701.2 | 申請日: | 2007-06-01 |
| 公開(公告)號: | CN101894089A | 公開(公告)日: | 2010-11-24 |
| 發(fā)明(設(shè)計(jì))人: | 李俊毅;張坤龍;洪俊雄;郭玉蘭 | 申請(專利權(quán))人: | 旺宏電子股份有限公司 |
| 主分類號: | G06F13/38 | 分類號: | G06F13/38 |
| 代理公司: | 永新專利商標(biāo)代理有限公司 72002 | 代理人: | 夏青;韓宏 |
| 地址: | 中國臺灣新竹*** | 國省代碼: | 中國臺灣;71 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 總線 引腳 傳輸 數(shù)據(jù) 方法 裝置 | ||
1.一種集成電路,包含:
總線,用以在該集成電路與另一集成電路之間進(jìn)行通訊,包含:
多個(gè)引腳,包含:
第一數(shù)據(jù)通訊引腳,以在該總線上進(jìn)行通訊;
第二數(shù)據(jù)通訊引腳,以在該總線上進(jìn)行通訊;
芯片選擇引腳,以指示在該集成電路與另一集成電路之間是否正在進(jìn)行通訊;以及
時(shí)鐘引腳;
模式控制電路,以控制該第一數(shù)據(jù)通訊引腳與該第二數(shù)據(jù)通訊引腳以相同方向在該集成電路與另一集成電路之間進(jìn)行數(shù)據(jù)通訊,且只利用該第一數(shù)據(jù)通訊引腳與該第二數(shù)據(jù)通訊引腳其中之一進(jìn)行指令傳輸。
2.如權(quán)利要求1所述的集成電路,其中,該模式控制電路還控制該第一數(shù)據(jù)通訊引腳與該第二數(shù)據(jù)通訊引腳以相反方向在該集成電路與另一集成電路之間進(jìn)行通訊。
3.如權(quán)利要求1所述的集成電路,其中,當(dāng)一個(gè)2倍速位址被交錯(cuò)送至第一和第二數(shù)據(jù)通訊引腳來傳輸數(shù)據(jù)時(shí),一個(gè)可調(diào)整的2N周期假循環(huán)(其中N是一整數(shù))可以使此總線在一廣泛的頻率條件下進(jìn)行操作。
4.如權(quán)利要求1所述的集成電路,其中,該通訊包含指令、位址和數(shù)據(jù)這三者,且該三者中至少之一是以時(shí)鐘的兩倍速進(jìn)行傳送。
5.一種在一集成電路與另一集成電路之間進(jìn)行數(shù)據(jù)傳輸?shù)姆椒?,包括?/p>
經(jīng)由時(shí)鐘引腳提供時(shí)鐘給在該集成電路與另一集成電路之間傳輸數(shù)據(jù)的總線;
傳輸芯片選擇信號以指示在該集成電路與另一集成電路之間是否正在進(jìn)行數(shù)據(jù)傳輸;以及
使第二模式中該第一數(shù)據(jù)傳輸引腳與該第二數(shù)據(jù)傳輸引腳以相同方向在該集成電路與另一集成電路之間進(jìn)行數(shù)據(jù)傳輸,且只利用該第一數(shù)據(jù)傳輸引腳與該第二數(shù)據(jù)傳輸引腳其中之一進(jìn)行指令傳輸。
6.如權(quán)利要求5所述的方法,其中,該第一數(shù)據(jù)傳輸引腳與第二數(shù)據(jù)傳輸引腳并可替代性地以相反方向在該集成電路與另一集成電路之間進(jìn)行傳輸。
7.如權(quán)利要求5所述的方法,其中,當(dāng)一個(gè)2倍速位址被交錯(cuò)送至該第一和第二數(shù)據(jù)傳輸引腳來傳輸數(shù)據(jù)時(shí),一個(gè)可調(diào)整的2N周期假循環(huán)(其中N是一整數(shù))可以使此總線在一廣泛的頻率條件下進(jìn)行操作。
8.如權(quán)利要求5所述的方法,其中,該傳輸包含指令、位址和數(shù)據(jù)這三者,且該三者中至少之一是以時(shí)鐘的兩倍速進(jìn)行傳送。
9.一種在集成電路之間進(jìn)行數(shù)據(jù)傳輸?shù)难b置,包含:
時(shí)鐘功能裝置,以提供時(shí)鐘給在一集成電路與另一集成電路之間傳輸數(shù)據(jù)的總線;
傳輸芯片選擇信號功能裝置,以指示在該集成電路與另一集成電路之間是否正在進(jìn)行數(shù)據(jù)傳輸;以及
傳輸控制裝置,使該第一數(shù)據(jù)傳輸引腳與該第二數(shù)據(jù)傳輸引腳以相同方向在該集成電路與另一集成電路之間進(jìn)行傳輸,且只利用該第一數(shù)據(jù)傳輸引腳與該第二數(shù)據(jù)傳輸引腳其中之一進(jìn)行指令傳輸。
10.如權(quán)利要求9所述的裝置,其中,當(dāng)一個(gè)2倍速位址被交錯(cuò)送至該第一和第二數(shù)據(jù)傳輸引腳來傳輸數(shù)據(jù)時(shí),一個(gè)可調(diào)整的2N周期假循環(huán)(其中N是整數(shù))可以使此總線在一廣泛的頻率條件下進(jìn)行操作。
11.如權(quán)利要求9所述的裝置,其中,該控制裝置也可以使該第一數(shù)據(jù)傳輸引腳與第二數(shù)據(jù)傳輸引腳以相反方向在該集成電路與另一集成電路之間進(jìn)行傳輸。
12.如權(quán)利要求9所述的裝置,其中,該傳輸包含指令、位址和數(shù)據(jù)這三者,且該三者中至少之一是以時(shí)鐘的兩倍速進(jìn)行傳送。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于旺宏電子股份有限公司,未經(jīng)旺宏電子股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201010250701.2/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 內(nèi)部總線系統(tǒng)
- 一種應(yīng)用于實(shí)時(shí)數(shù)據(jù)處理的多級總線系統(tǒng)
- 協(xié)議轉(zhuǎn)換裝置
- 基于FPGA的PCI總線控制器及控制方法
- 總線監(jiān)控系統(tǒng)、方法及裝置
- 總線電路以及智能貨架系統(tǒng)
- 用于控制串行數(shù)據(jù)總線系統(tǒng)的方法及總線節(jié)點(diǎn)
- 用于在串行數(shù)據(jù)總線系統(tǒng)中分配地址的方法及總線節(jié)點(diǎn)
- 驗(yàn)證先前分配給總線節(jié)點(diǎn)的地址的正確性的方法
- 用于初始化差分雙線數(shù)據(jù)總線的方法及傳送數(shù)據(jù)的方法
- 數(shù)據(jù)顯示系統(tǒng)、數(shù)據(jù)中繼設(shè)備、數(shù)據(jù)中繼方法、數(shù)據(jù)系統(tǒng)、接收設(shè)備和數(shù)據(jù)讀取方法
- 數(shù)據(jù)記錄方法、數(shù)據(jù)記錄裝置、數(shù)據(jù)記錄媒體、數(shù)據(jù)重播方法和數(shù)據(jù)重播裝置
- 數(shù)據(jù)發(fā)送方法、數(shù)據(jù)發(fā)送系統(tǒng)、數(shù)據(jù)發(fā)送裝置以及數(shù)據(jù)結(jié)構(gòu)
- 數(shù)據(jù)顯示系統(tǒng)、數(shù)據(jù)中繼設(shè)備、數(shù)據(jù)中繼方法及數(shù)據(jù)系統(tǒng)
- 數(shù)據(jù)嵌入裝置、數(shù)據(jù)嵌入方法、數(shù)據(jù)提取裝置及數(shù)據(jù)提取方法
- 數(shù)據(jù)管理裝置、數(shù)據(jù)編輯裝置、數(shù)據(jù)閱覽裝置、數(shù)據(jù)管理方法、數(shù)據(jù)編輯方法以及數(shù)據(jù)閱覽方法
- 數(shù)據(jù)發(fā)送和數(shù)據(jù)接收設(shè)備、數(shù)據(jù)發(fā)送和數(shù)據(jù)接收方法
- 數(shù)據(jù)發(fā)送裝置、數(shù)據(jù)接收裝置、數(shù)據(jù)收發(fā)系統(tǒng)、數(shù)據(jù)發(fā)送方法、數(shù)據(jù)接收方法和數(shù)據(jù)收發(fā)方法
- 數(shù)據(jù)發(fā)送方法、數(shù)據(jù)再現(xiàn)方法、數(shù)據(jù)發(fā)送裝置及數(shù)據(jù)再現(xiàn)裝置
- 數(shù)據(jù)發(fā)送方法、數(shù)據(jù)再現(xiàn)方法、數(shù)據(jù)發(fā)送裝置及數(shù)據(jù)再現(xiàn)裝置





