[發明專利]用于高速結構化的多速率低密度奇偶校驗碼的方法和裝置有效
| 申請號: | 200980139465.2 | 申請日: | 2009-10-07 |
| 公開(公告)號: | CN102171935A | 公開(公告)日: | 2011-08-31 |
| 發明(設計)人: | I·拉基斯 | 申請(專利權)人: | 高通股份有限公司 |
| 主分類號: | H03M13/11 | 分類號: | H03M13/11 |
| 代理公司: | 永新專利商標代理有限公司 72002 | 代理人: | 張揚;王英 |
| 地址: | 美國加*** | 國省代碼: | 美國;US |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 用于 高速 結構 速率 密度 奇偶 校驗碼 方法 裝置 | ||
根據35?U.S.C.§119要求優先權
本專利申請要求于2008年10月7日提交的、No.61/103,533的臨時申請的優先權,該臨時申請已轉讓給本申請的受讓人,故而通過引用將其明確地并入本申請。
技術領域
概括地說,本發明的特定方面涉及無線通信,具體地說,涉及用于設計結構化的多速率低密度奇偶校驗(LDPC)碼的方法和裝置。
背景技術
無線通信中廣泛利用了糾錯碼。糾錯碼通過將冗余引入數據流來補償所發送信息固有的不可靠性。近來對于稱作低密度奇偶校驗(LDPC)碼的一類編碼的興趣越發濃厚。已經證實,LDPC碼提供了接近于信道容量的誤碼率性能,這表示用于無線傳輸的下界。
對LDPC碼進行編碼是指通過并入特定數量的冗余比特而從一組信息比特產生碼字。將LDPC碼的速率定義為信息比特的數量與編碼比特的總數(即,信息比特和冗余比特)之間的比。
新興的無線通信標準不斷發展。因此,設計能在發射機端靈活支持多速率編碼的LDPC碼是重要的。此外,為了支持高數據速率通信,以可擔負的計算復雜度來獲取高速編碼也要重點考慮。
因此,在本領域中需要采用支持高速編碼過程的結構來生成靈活的多速率LDPC碼的方法。
發明內容
特定方面提供了一種用于無線通信的方法。所述方法通常包括:對數據進行編碼以生成編碼數據的分組,其中,所述數據是基于一個或多個具有子方陣的低密度奇偶校驗(LDPC)矩陣而以一個或多個速率來進行編碼的,其中,所述子方陣中的至少一個子方陣包括塊行和塊列,并且其中,所述子方陣中的所述至少一個子方陣的每行僅包括一個非零塊且每列僅包括一個非零塊;發送所述分組。
特定方面提供了一種用于無線通信的裝置。所述裝置通常包括:編碼器,用于對數據進行編碼以生成編碼數據的分組,其中,所述數據是基于一個或多個具有子方陣的低密度奇偶校驗(LDPC)矩陣而以一個或多個速率來進行編碼的,其中,所述子方陣中的至少一個子方陣包括塊行和塊列,并且其中,所述子方陣中的所述至少一個子方陣的每行僅包括一個非零塊且每列僅包括一個非零塊;發射機,用于發送所述分組。
特定方面提供了一種用于無線通信的裝置。所述裝置通常包括:用于對數據進行編碼以生成編碼數據的分組的模塊,其中,所述數據是基于一個或多個具有子方陣的低密度奇偶校驗(LDPC)矩陣而以一個或多個速率來進行編碼的,其中,所述子方陣中的至少一個子方陣包括塊行和塊列,并且其中,所述子方陣中的所述至少一個子方陣的每行僅包括一個非零塊且每列僅包括一個非零塊;用于發送所述分組的模塊。
特定方面提供了一種用于無線通信的計算機程序產品。所述計算機程序產品包括計算機可讀介質,所述計算機可讀介質包括可執行下述操作的指令:對數據進行編碼以生成編碼數據的分組,其中,所述數據是基于一個或多個具有子方陣的低密度奇偶校驗(LDPC)矩陣而以一個或多個速率來進行編碼的,其中,所述子方陣中的至少一個子方陣包括塊行和塊列,并且其中,所述子方陣中的所述至少一個子方陣的每行僅包括一個非零塊且每列僅包括一個非零塊;發送所述分組。
特定方面提供了一種無線節點。所述無線節點通常包括:至少一個天線;編碼器,用于對數據進行編碼以生成編碼數據的分組,其中,所述數據是基于一個或多個具有子方陣的低密度奇偶校驗(LDPC)矩陣而以一個或多個速率來進行編碼的,其中,所述子方陣中的至少一個子方陣包括塊行和塊列,并且其中,所述子方陣中的所述至少一個子方陣的每行僅包括一個非零塊且每列僅包括一個非零塊;發射機,用于通過所述至少一個天線來發送所述分組。
附圖說明
為了能夠詳細理解前面所述的特征,可以參照多個方面對本發明前面給出的簡要概括作出更為具體的說明,這些方面中的一些方面在附圖中示出。然而請注意,附圖僅僅說明了本發明的代表性的特定方面,因此不應當被認為是要限制其保護范圍,這是因為該描述可適于其它等效的方面。
圖1根據本發明的特定方面,示出了示例性無線通信系統。
圖2根據本發明的特定方面,示出了可在無線設備中利用的各個部件。
圖3根據本發明的特定方面,示出了低密度奇偶校驗(LDPC)編碼器的示例性框圖。
圖4根據本發明的特定方面,示出了對LDPC碼進行編碼的操作,該LDPC碼的特征為結構化的奇偶校驗矩陣(PCM)。
圖4A示出了能夠執行圖4中所示操作的示例性部件。
圖5根據本發明的特定方面,示出了結構化的PCM內的子矩陣的實例。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于高通股份有限公司,未經高通股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200980139465.2/2.html,轉載請聲明來源鉆瓜專利網。
- 同類專利
- 專利分類





