[發明專利]顯示系統、源極驅動裝置及其畫面插黑方法有效
| 申請號: | 200910001639.0 | 申請日: | 2009-01-09 |
| 公開(公告)號: | CN101777297A | 公開(公告)日: | 2010-07-14 |
| 發明(設計)人: | 林直慶 | 申請(專利權)人: | 聯詠科技股份有限公司 |
| 主分類號: | G09G3/20 | 分類號: | G09G3/20;G09G3/36 |
| 代理公司: | 北京市柳沈律師事務所 11105 | 代理人: | 蒲邁文 |
| 地址: | 中國臺灣新竹*** | 國省代碼: | 中國臺灣;71 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 顯示 系統 驅動 裝置 及其 畫面 方法 | ||
技術領域
本發明涉及一種畫面插黑方法,特別是涉及一種使用行插黑的源極驅動裝置及其畫面插黑方法。?
背景技術
隨著人類文明的進步,影像裝置早已成為日常生活中隨處可見的產品,其中顯示器更是所述影像裝置中不可或缺的構件。使用者藉由顯示器讀取訊息,甚至通過顯示器間接控制裝置的運作。近幾年來,由于平面顯示器(FPD)具有空間利用效率佳、高畫質、低消耗功率、無輻射等優越特性,使得平面顯示器已逐漸取代傳統陰極射線(CRT)顯示器的趨勢。然而,由于平面顯示器是采用保持模式(hold-type)的顯示,亦即在下一筆數據未寫入像素之前,此像素即保持顯示目前這筆數據。因此,這樣的保持模式在用于顯示動態畫面上時,會因為眼睛的殘影現象,而造成動態畫面的拖影現象。?
為了改善液晶顯示裝置的動態影像品質,目前常見的作法是提高畫面的更新頻率(Frame?Rate),并且在兩個正常顯示畫面的中間插入一個全黑畫面,或者一個經過像素數據運算的畫面。換言之,若是要正常顯示60Hz的影像,顯示器的頻率就要增加為120Hz,以在兩個正常顯示畫面間插入一個全黑畫面或運算后的畫面,其如圖1A及圖1B交替顯示。圖1A及圖1B為傳統畫面插黑方法的畫面顯示示意圖。不管插入那一種畫面,都會使得液晶面板的驅動芯片所需要的數據頻寬增加,因而增加顯示系統控制板、時序控制器(T-CON)和驅動芯片(例如源極驅動芯片或柵極驅動芯片)的設計制作的難度與成本。?
此外,傳統的畫面插黑方法亦會使用列插黑的方式來進行顯示器的畫面插黑。列插黑可以為單列插黑或區域插黑(亦即兩列以上包含兩列)。在欲進行插黑的掃描線的像素列傳輸插黑數據,以使單列或多列(亦即區域)的像素顯示插黑數據。在下一個顯示畫面中,正常顯示的像素列被進行畫面插黑,原本被插黑的像素列則正常顯示,以此進行顯示器畫面插黑。?
發明內容
本發明提供一種源極驅動裝置,可以減少數據傳輸的頻寬。?
本發明還提供一種畫面插黑方法,可以利用行插黑的方式進行畫面插黑。?
本發明再提供一種畫面顯示系統,可以在一掃描線上同時顯示像素數據與插黑數據。?
本發明提出一種源極驅動裝置,其包括第一數據通道、插黑數據線、第一選擇器及第二選擇器。插黑數據線用以提供插黑數據。第一選擇器的第一端耦接至顯示面板中第一數據線,其第二端耦接至顯示面板中第二數據線,以及其第一共同端耦接至第一數據通道輸出端。第二選擇器的第一端耦接至第一數據線,其第二端耦接至第二數據線,以及其共同端耦接至插黑數據線。在第一期間中,第一選擇器將其第一共同端電性連接至其第一端,第二選擇器將其共同端電性連接至其第二端。在第二期間中,第一選擇器將其第一共同端電性連接至其第二端,第二選擇器將其共同端電性連接至其第一端。?
在本發明的一實施例中,上述的源極驅動裝置還包括第二數據通道,且上述的第一選擇器還包括第二共同端及第三端,以及第二選擇器還包括一第三端。第一選擇器的第三端耦接至顯示面板中第三數據線,其第二共同端耦接至第二數據通道的輸出端。第二選擇器的第三端電性連接第三數據線。在第一期間及第二期間中,第一選擇器將其第二共同端電性連接至其第三端。在第三期間中,第一選擇器將其第一共同端電性連接至其第二端,第一選擇器將其第二共同端電性連接至其第一端,以及第二選擇器將其共同端電性連接至其第三端。?
在本發明的一實施例中,上述的第一期間為顯示面板的第3i-1個幀期間,且第二期間為顯示面板的第3i-2個幀期間,以及第三期間為顯示面板的第3i個幀期間,i為正整數。?
在本發明的一實施例中,上述的第一期間為顯示面板的奇數幀期間,且第二期間為顯示面板的偶數幀期間。?
在本發明的一實施例中,上述的第一期間為顯示面板的奇數幀期間中的第4i-3條及第4i-2條掃描線的掃描期間,或顯示面板的偶數幀期間中的第4i-1條及第4i條掃描線的掃描期間;上述的第二期間為顯示面板的奇數幀期間中的第4i-1條及第4i條掃描線的掃描期間,或顯示面板的偶數幀期間中的第4i-3條及第4i-2條掃描線的掃描期間。?
在本發明的一實施例中,上述的第一數據通道包括第一鎖存器、第二鎖存器、數字模擬轉換器及放大器。第一鎖存器的輸入端接收像素數據,其觸發端耦接控制信號。第二鎖存器的輸入端耦接第一鎖存器的輸出端,其觸發端耦接水平同步信號。數字模擬轉換器的輸入端耦接第二鎖存器的輸出端。放大器的輸入端耦接數字模擬轉換器的輸出端,其輸出端耦接至第一選擇器的第一共同端。?
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于聯詠科技股份有限公司,未經聯詠科技股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200910001639.0/2.html,轉載請聲明來源鉆瓜專利網。





