[實用新型]具有時鐘備份的單板及系統無效
| 申請號: | 200820108207.0 | 申請日: | 2008-05-27 |
| 公開(公告)號: | CN201196776Y | 公開(公告)日: | 2009-02-18 |
| 發明(設計)人: | 李延松 | 申請(專利權)人: | 華為技術有限公司 |
| 主分類號: | G06F11/00 | 分類號: | G06F11/00;G06F1/04 |
| 代理公司: | 北京凱特來知識產權代理有限公司 | 代理人: | 鄭立明 |
| 地址: | 518129廣東省*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 具有 時鐘 備份 單板 系統 | ||
1.一種具有時鐘備份的單板,其特征在于,該單板包括:
主橋、工作時鐘、可編程邏輯部件PLD、復位電路和系統時鐘輸入接口; 所述工作時鐘的輸出端與可編程邏輯部件PLD的工作時鐘輸入端連接,所述可 編程邏輯部件PLD輸出端分別與復位電路及主橋連接;所述系統時鐘輸入接口 與所述可編程邏輯部件PLD的備用時鐘輸入端連接。
2.根據權利要求1所述的單板,其特征在于,所述單板還包括:
驅動器和CPCI接口芯片;所述系統時鐘輸入接口通過驅動器分別與所述 可編程邏輯部件PLD的備用時鐘輸入端和CPCI接口芯片連接。
3.根據權利要求2所述的單板,其特征在于,所述系統時鐘輸入接口與 所述驅動器的輸入端連接,所述驅動器的一路輸出端與所述可編程邏輯部件 PLD的備用時鐘輸入端連接,所述驅動器的另一路輸出端與CPCI接口芯片連 接。
4.根據權利要求3所述的單板,其特征在于,所述驅動器的一路輸出端 輸出的時鐘頻率與所述工作時鐘輸出的時鐘頻率相同。
5.根據權利要求3所述的單板,其特征在于,所述CPCI接口芯片與主橋 連接。
6.根據權利要求2~5中任一項所述的單板,其特征在于,所述的驅動 器為零延時驅動器。
7.根據權利要求1中所述的單板,其特征在于,所述系統時鐘輸入接口 與系統板系統時鐘信號的輸出端連接。
8.根據權利要求1或2所述的單板,其特征在于,所述可編程邏輯器件 PLD包括:
工作時鐘檢測模塊、備用時鐘檢測模塊、時鐘切換模塊、中斷上報模塊 和復位控制模塊;
時鐘切換模塊、工作時鐘檢測模塊、備用時鐘檢測模塊皆與工作時鐘、 備用時鐘相連;
工作時鐘檢測模塊與備用時鐘檢測模塊的輸出端分別與中斷上報模塊連 接,中斷上報模塊上分別設有中斷信號輸出端和CPU接口信號輸出端;
工作時鐘檢測模塊分別與時鐘切換模塊的時鐘切換控制端和復位控制模 塊連接;
時鐘切換模塊上設有時鐘信號輸出端;復位控制模塊上設有復位控制信 號輸出端。
9.根據權利要求8所述的單板,其特征在于,所述時鐘切換模塊、工作 時鐘檢測模塊及備用時鐘檢測模塊皆與所述工作時鐘連接。
10.一種基于權利要求1至9中任一項所述單板的系統,其特征在于, 該系統包括:至少一個系統單板和至少一個權利要求1至9中任一項所述的 單板,所述單板的系統時鐘輸入接口與所述系統單板的系統時鐘信號輸出端 連接。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于華為技術有限公司,未經華為技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200820108207.0/1.html,轉載請聲明來源鉆瓜專利網。





