[發明專利]低差動電壓輸出電路無效
| 申請號: | 200710091613.0 | 申請日: | 2007-04-03 |
| 公開(公告)號: | CN101282108A | 公開(公告)日: | 2008-10-08 |
| 發明(設計)人: | 黃俊乂 | 申請(專利權)人: | 聯詠科技股份有限公司 |
| 主分類號: | H03F3/45 | 分類號: | H03F3/45 |
| 代理公司: | 北京市柳沈律師事務所 | 代理人: | 蒲邁文;黃小臨 |
| 地址: | 中國臺灣新竹*** | 國省代碼: | 中國臺灣;71 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 差動 電壓 輸出 電路 | ||
技術領域
本發明涉及一種輸出電路,特別是涉及一種低差動電壓輸出電路。
背景技術
近年來,電子產品已發展得更為多樣化,為了使電子產品的間、集成電路的間或集成電路內的各功能模塊的間能彼此溝通,進而讓各產品的功能達到最佳化,因此各種傳輸接口也應運而生。
為了降低電磁波干擾(electromagnetic?interference,EMI)及功率消耗,這些傳輸接口大多設計成差動輸出的型式,如圖1中的差動輸出電路所示。圖1為現有差動輸出電路及其擺置位置的示意圖。請參照圖1,差動輸出電路設置在芯片內部,此電路包括由MOS(metal-oxide-semiconductor)晶體管102~112及電阻114、116所組成的差動輸出單元,以及回授電路130。差動輸出單元用以輸出差動訊號,并搭配回授電路130進行共模電壓Vcm的回授控制。
于此圖示中,Vout+及Vout-即為此電路的輸出訊號,用來傳送溝通訊息至芯片外部的接收端(例如另一芯片,未示出),而Vin+及Vin-則為此電路的輸入訊號。此外,VCC為電源電壓,GND為接地電壓,至于Vp則是提供給晶體管的偏壓。晶體管104及106形成一輸入差動對(input?differential?pair),晶體管108及110形成另一輸入差動對,而晶體管102及112用以充作上述輸入差動對的電流源。電阻114及116用來串聯輸出訊號Vout+與Vout-,以獲得這二個輸出訊號的共模電壓(common?mode?voltage)Vcm,至于電阻118及120則分別為此電路及接收端的終端電阻,用來做阻抗匹配,以降低訊號反射所造成的干擾。
回授電路130取得共模電壓Vcm后,會將共模電壓Vcm與預設的參考電壓做比較,例如與1.25V做比較,據以輸出控制訊號Vn至晶體管112的柵極,進而控制晶體管112的電流,使得共模電壓Vcm可以保持在1.25V。然而,由于差動輸出單元必須通過回授電路130進行回授控制,使得此型態傳輸接口的反應時間受到限制,且其最佳化條件亦會因工藝變異而有所漂移。
除此之外,由于一般芯片中都會含有多組差動輸出單元,且每一差動輸出單元皆需搭配一個回授電路來進行回授控制,造成成本大量增加。由上述缺點也可以想見,當系統所需要傳輸的差動訊號越多時,電路規模將變得相當龐雜。
發明內容
本發明的目的是提供一種低差動電壓輸出電路,其反應時間較現有電路短。
本發明的再一目的是提供一種低差動電壓輸出電路,其最佳化條件不易因工藝變異而有所漂移。
本發明的又一目的是提供一種低差動電壓輸出電路,其成本較現有電路低。
本發明的另一目的是提供一種低差動電壓輸出電路,其電路面積較現有電路小。
基于上述及其它目的,本發明提出一種低差動電壓輸出電路,其包括電壓產生器及差動輸出單元,其中差動輸出單元又包括第一受控電流源、第一開關、第二開關、第三開關、第四開關、第二受控電流源及共模電壓電路。
基于上述及其它目的,本發明亦提出一種低差動電壓輸出電路,其包括電壓產生器及多個差動輸出單元,其中每一差動輸出單元又包括第一受控電流源、第一開關、第二開關、第三開關、第四開關、第二受控電流源及共模電壓電路。
上述電壓產生器用以產生第一偏壓、第二偏壓及箝制電壓,而第一受控電流源用以依據第一偏壓而將其所提供電流的值箝制在第一預設范圍。第一開關具有第一端、第二端及控制端,此第一開關的第一端耦接第一受控電流源,而第一開關的控制端接收第一時序訊號,據以決定是否導通。第二開關具有第一端、第二端及控制端,此第二開關的第一端耦接第一受控電流源,而第二開關的控制端接收第二時序訊號,據以決定是否導通。
第三開關具有第一端、第二端及控制端,此第三開關的第一端耦接第一開關的第二端,并輸出第一輸出訊號,而第三開關的控制端接收第三時序訊號,據以決定是否導通。第四開關具有第一端、第二端及控制端,此第四開關的第一端耦接第二開關的第二端,并輸出第二輸出訊號,而第四開關的控制端接收第四時序訊號,據以決定是否導通。第二受控電流源耦接第三開關的第二端及第四開關的第二端,并依據第二偏壓而將其所提供電流的值箝制在第二預設范圍。共模電壓電路用以依據箝制電壓,將第一輸出訊號與第二輸出訊號的共模電壓箝制在第三預設范圍。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于聯詠科技股份有限公司,未經聯詠科技股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200710091613.0/2.html,轉載請聲明來源鉆瓜專利網。





