[發(fā)明專利]在處理器空閑狀態(tài)期間的一致性數(shù)據(jù)傳輸?shù)南到y(tǒng)和方法有效
| 申請(qǐng)?zhí)枺?/td> | 200680007201.8 | 申請(qǐng)日: | 2006-02-13 |
| 公開(公告)號(hào): | CN101137967A | 公開(公告)日: | 2008-03-05 |
| 發(fā)明(設(shè)計(jì))人: | L·克萊因;S·西丹耶拉達(dá)那;A·納韋;E·羅特姆;E·薩姆森;M·德爾 | 申請(qǐng)(專利權(quán))人: | 英特爾公司 |
| 主分類號(hào): | G06F12/08 | 分類號(hào): | G06F12/08 |
| 代理公司: | 永新專利商標(biāo)代理有限公司 | 代理人: | 王英 |
| 地址: | 美國(guó)加*** | 國(guó)省代碼: | 美國(guó);US |
| 權(quán)利要求書: | 查看更多 | 說(shuō)明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 處理器 空閑 狀態(tài) 期間 一致性 數(shù)據(jù)傳輸 系統(tǒng) 方法 | ||
1.一種方法,包括:
將處理器置于不可監(jiān)聽空閑狀態(tài),所述處理器與系統(tǒng)存儲(chǔ)器相關(guān)聯(lián);以及
當(dāng)所述處理器處于所述不可監(jiān)聽空閑狀態(tài)時(shí),維護(hù)所述系統(tǒng)存儲(chǔ)器和控制器之間的數(shù)據(jù)傳輸。
2.根據(jù)權(quán)利要求1所述的方法,還包括:在將所述處理器置于所述不可監(jiān)聽空閑狀態(tài)之前,確定所述處理器已將所述處理器的內(nèi)部高速緩存清除到所述系統(tǒng)存儲(chǔ)器。
3.根據(jù)權(quán)利要求2所述的方法,其中,所述確定包括檢測(cè)來(lái)自所述處理器的輸入/輸出讀請(qǐng)求。
4.根據(jù)權(quán)利要求1所述的方法,還包括:
檢測(cè)喚醒事件;以及
響應(yīng)于檢測(cè)到所述喚醒事件,使所述處理器退出所述不可監(jiān)聽空閑狀態(tài)。
5.根據(jù)權(quán)利要求4所述的方法,其中,所述檢測(cè)包括檢測(cè)未屏蔽的系統(tǒng)中斷請(qǐng)求。
6.根據(jù)權(quán)利要求1所述的方法,其中,所述維護(hù)包括:
檢測(cè)來(lái)自存儲(chǔ)器控制器中心的總線主控請(qǐng)求;以及
根據(jù)所述總線主控請(qǐng)求,在所述系統(tǒng)存儲(chǔ)器和所述存儲(chǔ)器控制器中心之間移動(dòng)數(shù)據(jù)。
7.根據(jù)權(quán)利要求1所述的方法,其中,所述維護(hù)包括:
檢測(cè)來(lái)自圖形控制器的總線主控請(qǐng)求;以及
根據(jù)所述總線主控請(qǐng)求,在所述系統(tǒng)存儲(chǔ)器和所述圖形控制器之間移動(dòng)數(shù)據(jù)。
8.根據(jù)權(quán)利要求1所述的方法,其中,所述維護(hù)包括:
檢測(cè)來(lái)自外圍控制器的總線主控請(qǐng)求;以及
根據(jù)所述總線主控請(qǐng)求,在所述系統(tǒng)存儲(chǔ)器和所述外圍控制器之間移動(dòng)數(shù)據(jù)。
9.根據(jù)權(quán)利要求1所述的方法,其中,所述維護(hù)包括:
檢測(cè)來(lái)自輸入/輸出控制器中心的總線主控請(qǐng)求;以及
根據(jù)所述總線主控請(qǐng)求,在所述系統(tǒng)存儲(chǔ)器和所述輸入/輸出控制器中心之間移動(dòng)數(shù)據(jù)。
10.一種裝置,包括:
功率管理邏輯,用于將處理器置于不可監(jiān)聽空閑狀態(tài),所述處理器與系統(tǒng)存儲(chǔ)器相關(guān)聯(lián);以及
非監(jiān)聽模式邏輯,用于當(dāng)所述處理器處于所述不可監(jiān)聽空閑狀態(tài)時(shí),維護(hù)所述系統(tǒng)存儲(chǔ)器和控制器之間的數(shù)據(jù)傳輸。
11.根據(jù)權(quán)利要求10所述的裝置,其中,所述功率管理邏輯用于在將所述處理器置于所述不可監(jiān)聽空閑狀態(tài)之前,確定所述處理器已將所述處理器的內(nèi)部高速緩存清除到所述系統(tǒng)存儲(chǔ)器。
12.根據(jù)權(quán)利要求11所述的裝置,其中,所述功率管理邏輯用于通過(guò)檢測(cè)來(lái)自所述處理器的輸入/輸出讀請(qǐng)求,來(lái)確定所述處理器已清除所述內(nèi)部高速緩存。
13.根據(jù)權(quán)利要求10所述的裝置,其中,所述功率管理邏輯用于檢測(cè)喚醒事件,以及響應(yīng)于檢測(cè)到所述喚醒事件,使所述處理器退出所述不可監(jiān)聽空閑狀態(tài)。
14.根據(jù)權(quán)利要求13所述的裝置,其中,所述喚醒事件包括未屏蔽的系統(tǒng)中斷請(qǐng)求。
15.根據(jù)權(quán)利要求10所述的裝置,其中,所述非監(jiān)聽模式邏輯用于通過(guò)檢測(cè)來(lái)自所述控制器的總線主控請(qǐng)求,以及根據(jù)所述總線主控請(qǐng)求在所述控制器和所述系統(tǒng)存儲(chǔ)器之間移動(dòng)數(shù)據(jù),來(lái)維護(hù)所述數(shù)據(jù)傳輸,所述控制器選自一組控制器,該組控制器包括:存儲(chǔ)器控制器中心(MCH)、圖形控制器、外圍控制器以及輸入/輸出控制器中心(ICH)。
16.根據(jù)權(quán)利要求10所述的裝置,其中,所述功率管理邏輯置于所述處理器內(nèi)。
17.根據(jù)權(quán)利要求10所述的裝置,其中,所述功率管理邏輯置于輸入/輸出控制器中心(ICH)內(nèi)。
18.根據(jù)權(quán)利要求10所述的裝置,其中,所述非監(jiān)聽模式邏輯置于存儲(chǔ)器控制器中心(MCH)內(nèi)。
19.一種系統(tǒng),包括:
處理器;
小型雙列直插存儲(chǔ)模塊(SODIMM);
輸入/輸出控制器中心(ICH),其具有功率管理邏輯,用于將所述處理器置于不可監(jiān)聽空閑狀態(tài);以及
存儲(chǔ)器控制器中心(MCH),其具有非監(jiān)聽模式邏輯,用于當(dāng)所述處理器處于所述不可監(jiān)聽空閑狀態(tài)時(shí),維護(hù)所述SODIMM和控制器之間的數(shù)據(jù)傳輸。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于英特爾公司,未經(jīng)英特爾公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200680007201.8/1.html,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專利網(wǎng)。
- 同類專利
- 專利分類
- 用于移動(dòng)終端的空閑屏幕布置結(jié)構(gòu)和空閑屏幕顯示方法
- 一種RNC配置空閑間隔的方法和系統(tǒng)
- 存儲(chǔ)器系統(tǒng)和控制存儲(chǔ)器系統(tǒng)的方法
- 一種內(nèi)存管理方法及裝置
- 內(nèi)存分配的方法及裝置
- 文件系統(tǒng)級(jí)的非揮發(fā)性存儲(chǔ)器磨損均衡空閑塊管理方法
- 用于空閑狀態(tài)確定的系統(tǒng)和方法
- 空閑產(chǎn)能的發(fā)布、交易管理方法及系統(tǒng)和存儲(chǔ)介質(zhì)
- 終端配置方法、平臺(tái)、系統(tǒng)和終端以及存儲(chǔ)介質(zhì)
- 網(wǎng)絡(luò)連接池管理方法、裝置、設(shè)備和存儲(chǔ)介質(zhì)
- 狀態(tài)檢測(cè)裝置及狀態(tài)檢測(cè)方法
- 狀態(tài)估計(jì)裝置以及狀態(tài)估計(jì)方法
- 經(jīng)由次級(jí)狀態(tài)推斷管理狀態(tài)
- 狀態(tài)估計(jì)裝置及狀態(tài)估計(jì)方法
- 狀態(tài)估計(jì)裝置、狀態(tài)估計(jì)方法
- 狀態(tài)預(yù)測(cè)裝置以及狀態(tài)預(yù)測(cè)方法
- 狀態(tài)推定裝置、狀態(tài)推定方法和狀態(tài)推定程序
- 狀態(tài)檢測(cè)系統(tǒng)及狀態(tài)檢測(cè)方法
- 狀態(tài)判定裝置、狀態(tài)判定方法以及狀態(tài)判定程序
- 狀態(tài)判斷裝置以及狀態(tài)判斷方法





