[發明專利]多處理器系統無效
| 申請號: | 00811299.1 | 申請日: | 2000-08-02 |
| 公開(公告)號: | CN1369075A | 公開(公告)日: | 2002-09-11 |
| 發明(設計)人: | J·哈斯林格 | 申請(專利權)人: | 西門子公司 |
| 主分類號: | G06F15/173 | 分類號: | G06F15/173;G06F13/40;G06F15/80 |
| 代理公司: | 中國專利代理(香港)有限公司 | 代理人: | 鄭立柱,張志醒 |
| 地址: | 德國*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 處理器 系統 | ||
1.由n個數目處理器和屬于這些處理器的共同的工作存儲器以及具有使處理器在工作存儲器上的存取成為可能的總線系統的多處理器系統,
其特征為,
工作存儲器(CMY)是各自經過一個雙向串聯導線(l000...lpmr)與每個存儲器(PRO00...PROpm)相連的。
2.按照權利要求1的多處理器系統,
其特征為,
將共同的工作存儲器分布在r個數目的存儲部件上(CMYi0...CMYir),在其中每個存儲部件是經過一個雙向串聯導線與每個處理器(PRO00...PROPM)相連的。
3.按照權利要求2的多處理器系統,
其特征為,
將每個存儲部件(CMYi0...CMYir)構成為雙重的,其中每個處理器(PRO00...PROPM)各自經過一個串聯導線(l000...lpmr)不僅與每個存儲部件而且與其副本相連接。
4.按照權利要求2或3的多處理器系統,
其特征為,
將部件(CMYi0...CMYir)的存儲容量分布在多個存儲庫(MB00...MBr7)中。
5.按照權利要求1至3之一的多處理器系統,
其特征為,
將處理器(PRO00...PROPM)分成為p個數目的處理器部件(PEXi0...PEXiP)。
6.按照權利要求5的多處理器系統,
其特征為,
每個處理器部件包括同樣數目m的處理器。
7.按照權利要求1至6之一的多處理器系統,
其特征為,
將串聯導線構成為光學導線。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于西門子公司,未經西門子公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/00811299.1/1.html,轉載請聲明來源鉆瓜專利網。





